博通发布业界首个3.5D F2F封装技术,助力AI芯片发展
来源:ictimes 发布时间:6 天前 分享至微信

博通公司近日宣布推出其3.5D eXtreme Dimension系统级(XDSiP)封装平台技术,标志着业界首个3.5D F2F封装技术的诞生。这项技术能够在单一封装中集成超过6000mm²的硅芯片和多达12个HBM内存堆栈,满足AI芯片对高效率、低功耗计算的需求。


博通的3.5D XDSiP平台在互联密度和功率效率方面相较于F2B方法实现了显著提升。F2F堆叠方式通过直接连接顶层金属层,实现了密集可靠的连接,并最小化了电气干扰,同时具有极佳的机械强度。该平台包括用于高效实现3D芯片堆叠的电源、时钟和信号互联的IP和专有设计流程。


Broadcom 3.5D XDSiP的关键优势包括增强的互联密度,实现了比F2B技术高7倍的信号密度;更高的功率效率,通过使用3D HCB技术将芯片间接口的功耗降低了10倍;降低延迟,最小化了计算、内存和I/O组件之间的延迟;紧凑的封装尺寸,节省成本并改善封装翘曲。


博通领先的F2F 3.5D XPU集成了四个计算芯片、一个I/O芯片和六个HBM模块,利用台积电先进的工艺节点和2.5D CoWoS®封装技术。博通基于行业标准工具的专有设计流程和自动化方法学确保了芯片的首次成功,尽管其极为复杂。3.5D XDSiP已在关键IP块上展示了完整的功能和出色的性能,凸显了博通在设计和测试复杂3.5D集成电路方面的专业技能。

[ 新闻来源:ictimes,更多精彩资讯请下载icspec App。如对本稿件有异议,请联系微信客服specltkj]
存入云盘 收藏
举报
全部评论

暂无评论哦,快来评论一下吧!