美商赛灵思(Xilinx)宣布400万逻辑单元元件出货,可提供等同于5,000万以上ASIC逻辑闸,元件容量更比竞争产品高出4倍。首批出货的Virtex UltraScale VU440 FPGA是新一代ASIC及复杂的SOC原型设计与模拟仿真的好选择。除了具备等同于5,000万的ASIC逻辑闸及高I/O脚数,Virtex UltraScale VU440 FPGA更运用了UltraScale架构的类ASIC时脉、新一代布线技术及各种逻辑模块强化功能,提供元件使用率,适用于ASIC原型设计和大型模拟仿真。
本文引用地址:http://www.eepw.com.cn/article/268613.htm新思科技(Synopsys)IP暨原型设计行销副总裁John Koeter表示:“新思率先取得Virtex UltraScale VU440元件的样品,我们因此可加快HAPS FPGA的原型开发,并确保以最快的时程为我们的客户提供完整的解决方案。结合了HAPS独特功能的全新UltraScale元件有助我们部署新一代的原型设计系统,以满足客户对更高容量、更强效能和更容易整合的需求。”
藉由推出Virtex UltraScale VU440 FPGA元件,赛灵思持续凭藉其第二代堆叠式矽晶互连(Stacked Silicon Interconnect;SSI)技术突破摩尔定律的极限。在28奈米节点拥有量产资格的SSI技术以台积公司的CoWoS(Chip-on-Wafer-on-Substrate)3D IC制程为基础,并打造了更大型的晶片,同时藉由将多项零组件整合为单一元件达到多种功耗和效能优势。UltraScale 3D IC元件的晶粒间频宽是原来的五倍,更拥有一个跨DSP Slice的统一时脉架构,提供一个虚拟的、可以更快建置和完成设计收敛的大型单晶片设计体验。
安谋国际(ARM)工程系统副总裁John Goodenough表示:“VU440是任何ARM架构SoC投产前的强大原型设计工具。赛灵思这款全新FGPA元件提供的容量和效能甚至可实现采用先进ARMv8-A架构的多核心原型设计,加快硬体和软体的开发时程,进而加速新一代SoC的上市时程。”
暂无评论哦,快来评论一下吧!